2nm的晶体管的另一个选择:hCFET?
光刻人的世界
今天
收录于话题
2020年12月,由日本工业技术研究院(AIST)和台湾半导体研究中心(TSRI)代表的日本和台湾国际联合研究小组宣布了用于2nm世代的Si(
硅
)/ Ge(硅)/ Ge层压
材料
。他们同时宣布,已开发出一种异质互补
场效应晶体管
(hCFET)。
由于微加工技术的进步,电
场效应晶体管
(
FET
)已实现了高性能和
低功耗
。在
22nm
世代中,它推进到被称为“
FinFET
”的三维栅极结构的
FET
。此外,
GAA
(全方位门)结构已作为替代版本出现。
除此之外,还有一种称为CFET结构的技术,该结构是将n型FET和p型FET彼此堆叠的结构。其面积可以大大减小,速度可以提高。
FET
结构路线图资料来源:AIST
AIST一直在研究和开发混合了
硅
n型
FET
和锗p型FET的
CMOS
技术。另一方面,TSRI一直致力于开发精细
工艺
技术,以在2nm世代之后实现3D沟道。因此,两家公司于2018年启动了一项国际联合研究项目,以利用各自的优势。
该项目旨在开发可堆叠Si和Ge层的Si / Ge异质沟道集成平台,并且是一种低温异质
材料
键合
技术(LT-
HBT
),可在200°C或更低的温度下堆叠高质量的Si和Ge层。开发了低温异质层粘接技术。由于所有的层压和
刻蚀
工艺
都可以在低温下进行,因此其特点是对Si层和Ge层的破坏极小,可以实现高质量的Si / Ge异质沟道集成平台。
该产品制造过程如下。首先,准备在主晶片上
外延
生长Ge的“主
晶圆
”和“供体晶圆”。SiO
2
绝缘膜沉积在主
硅
片的每一个上以活化表面。然后,将其直接在200°C下粘合。然后,顺序地去除施主硅片的Si衬底,BOX绝缘膜和Si层。最后,使用东北大学开发的中性束
刻蚀
(NBE)将Ge均匀薄化。结果,实现了Si / Ge异质沟道层叠结构。这项技术可以大大简化hCFET的制造过程,也可以用于其他多层结构。
使用低温异种
材料
键合
技术的Si / Ge异质通道层压
工艺
过程来源:AIST
该研究小组使用已开发的Si / Ge异质沟道堆叠平台创建了hCFET。形成具有相同沟道图案的Si和Ge层,并且去除Si层和Ge层之间的绝缘层以形成纳米片状的层叠沟道结构。从
SEM
俯瞰图,可以确认Ge和Si通道是暴露的。
在该结构上沉积高k栅绝缘膜(Al
2
O
3
)和金属栅(TiN)以覆盖整个沟道,并且上下放置
GAA
结构“
硅
n型
FET
”和“ p型FET”。已经实现了堆叠的hCFET。从
TEM
截面图,发现上部的Ge层和下部的Si层以具有约50nm的沟道宽度的纳米片的形式层叠。这些结构也可以通过TEM EDX分析来确认。
此外,我们成功地通过单个栅极同时操作了这些“ n型
FET
”和“ p型FET”。事实证明,通过LT-
HBT
堆叠不同的通道作为2nm世代晶体管技术极为有效。
这项研究的结果是日本小组(AIST和东北大学),由高级
CMOS
技术研究小组的研究员Chang Wen Hsin,AIST的
器件
技术研究部门以及TSRI的Lee Yao-Jen Research代表。它是由研究员组成的中国台湾团队(交通大学,成功大学,南方国际大学,台湾大学,国立中山大学,爱子大学,工业技术学院,台湾
日立
高科技)的国际合作研究小组。
国际合作研究小组,连同急于向包括海外的私人公司建立一个高精度的异构渠道集成平台,有望进行为期三年的技术转让。
看完有什么感想?
请留言参与讨论!
转自:
半导体行业观察
如侵权请联系:litho_world@163.com
【欢迎留言,欢迎转发】
预览时标签不可点
收录于话题
#
个
上一篇
下一篇
阅读原文
阅读
分享
收藏
赞
在看
已同步到看一看
写下你的想法
前往“发现”-“看一看”浏览“朋友在看”
前往看一看
看一看入口已关闭
在“设置”-“通用”-“发现页管理”打开“看一看”入口
我知道了
已发送
取消
发送到看一看
发送
2nm的晶体管的另一个选择:hCFET?
最多200字,当前共
字
发送中